עמוד:325

הדור החמישי – הפנטיום המיקרו-מעבד הזה יצא לראשונה לשוק במרץ . 1993 המיקרו-מעבד הזה מכיל את כל האפשרויות הקיימות ב , 40486- אך ביצועיו משופרים משלו הודות לשינוי בארכיטקטורה . המודל התכנותי של הפנטיום לפנטיום פס כתובות רחב משל המיקרו-מעבדים שתוארו עד כה . פס הכתובות של הפנטיום 32 הוא בן 32 קווים , ומאפשר לו לפנות ל – 2 = 4 G- כתובות זיכרון שונות בפנטיום , I הדור הרביעי – מיקרו-מעבדים 80846 מיקרו-מעבד זה יצא לשוק ב1989- והוא מבוסס על הארכיטקטורה של ה40386- שבה רוחבם של פס הנתונים ושל פס הכתובות הוא 32 סיביות . זהו המיקרו-מעבד הראשון המכיל זיכרון מטמון כחלק אינטגרלי מהמיקרו-מעבד . בנוסף תור ההוראות שלו כפול בגודלו מזה של ה . 40386- המטמון , מאחר שאין בו מקום פנוי . במקרה מעין זה , יש צורך " לרענן " אותו , כלומר , לפנות בו מקום . לשם כך מוציאים את הנתונים המאוחסנים בו , אשר לא היו בשימוש זמן רב ( הקריטריון לפעולה זו נקרא . ( LRU – Least Recently Used בניגוד למיקרו-מעבד , 8086 במיקרו-מעבד 386 הורחבה שיטת החפיפה ממחזור הבאהביצוע של שני שלבים EU , BIU – למחזור הבאה-ביצוע של חמישה שלבים : הבאת הוראה ( שלה אחראי ה , ( BIU- פענוח הוראה , הבאת נתונים , ביצוע ההוראה ושמירת התוצאה . ביצועה של כל הוראה מחולק לחמשת השלבים האלו , כאשר השלבים השונים בביצוע הוראות עוקבות ( חמש במקרה זה ) מתבצעים בו-זמנית ביחידות נפרדות . כאשר נשמרת התוצאה מהוראה , 1 מבוצעת הוראה , 2 מובאים הנתונים להוראה , 3 מתפענחת הוראה 4 ומובאת הוראה . 5 כמו כן , עם סיום חמשת השלבים בביצועה של הוראה מס ' , 1 הסתיים כבר שלב הבאתן של ארבע הוראות נוספות , פענוחן של עוד שלוש וביצועה של עוד הוראה אחת . ארבע יחידות נפרדות אחראיות ליישום חמשת השלבים . יחידת המישק לפס אחראית הן לשלב הבאת ההוראות והנתונים מהזיכרון החיצוני והן לשלב שמירת התוצאות בזיכרון החיצוני . שאר השלבים מבוצעים כל אחד על-ידי יחידה נפרדת – יחידת הפענוח , יחידת הביצוע ויחידת ניהול הזיכרון .

מטח : המרכז לטכנולוגיה חינוכית


לצפייה מיטבית ורציפה בכותר